数字锁相环原理(锁相环原理)
大家好,我是小科,我来为大家解答以上问题。数字锁相环原理,锁相环原理很多人还不知道,现在让我们一起来看看吧!
1、找一本射频方面的书,一般上面都会有关于锁相环的工作原理的!
2、PLL的主要原理,基本是一种类似运算放大器般的负反馈电子电路结构,PLL主要有两个输入端,分别是〈参考输入频率,晶体作为基准参考,与〈反馈输入频率,Fvco〉,共同连接到PLL内部的第一个组件〈相位/频率检测器,Phase/Frequency Detector,PFD〉。相位/频率检测器会比较参考频率与反馈频率两者间的差别,检测出两者间的相位与频率的误差量,当参考频率高于反馈频率时,PFD Up端会输出Up脉波;反之若是参考频率低于反馈频率时,PFD Dn端会输出Dn脉波。相位/频率检测器产生的脉波信号随后经由〈电流控制器,Charge Pump〉与〈回路滤波器,Loop Filter〉,转换成为最后一阶〈电压控制振荡器,Voltage Controled Oscillator VCO〉的控制电压,产生Fvco时脉讯号的输出。
3、如果将此输出的时钟脉冲讯号直接连接到收音机的振荡回路,就形成了所谓的「相位锁定回路」,此时收音机振荡频率(Fvco)的时钟脉冲讯号将会被用来锁定参考输入频率(Fref),此时的收音振荡频率永远与参考频率同步保持一致,当反馈输入频率(Fvco)与参考输入频率(Fref)的频率与相位一致时也就是整个相位回路已经锁定了(Locked)。即收音振荡频率与参考频率处于同频率同相位的状态。 这就是数调机为什么频率始终保持精确稳定的原因。
本文到此讲解完毕了,希望对大家有帮助。